## アナログ・ディジタル混載回路およびシステムの 開発におけるMATLAB/Simulinkの活用

MATLAB EXPO 2021 2021 6/11 慶應義塾大学 石黒仁揮



内容

- 当研究室の研究テーマ紹介 ◆IoT時代のセンサ端末用アナログ・ディジタル混載回路とシステム ◆トップダウン設計の流れ
- ■バッテリレスシステム向けのワイヤレス電力伝送システム ◆電力効率維持と高速応答、低EMIの実現手法
- ■低電力ADC開発時のシステム設計と実機検証でのテストベンチ共有 ◆精度向上のための技術



# トリリオン(1兆個)・センサーの世界



#### <u>重要な回路技術</u>

電力供給手段 (環境発電、無線給電etc.)

低電カアナログ フロントエンド回路 (低電力AD変換器 etc.)



#### バッテリレス機器向け無線給電システム

バッテリや多出力DC-DCコンバータを不要とすることで、

効率改善、小型化、コスト削減 V<sub>rect</sub> Power Rectifier **Battery**  $V_{out2}$ Тх DCDC Converter  $V_{out1}$ Large and expensive 400 **Pixel Circuit VDD ~10V** Gate ~15V Electronic Paper Wireless Power Data ~10V Transfer



#### バッテリレス機器向け無線給電用集積回路とシステム





# 医療用体内埋め込み機器向けに開発した無線給電回路

Transmitter (TX) Side  $\leftarrow \mid \rightarrow$  Receiver (RX) Side Vo RX BUF V<sub>AC1</sub>  $C_{TX}$   $L_{TX} \equiv L_{RX}$ Co Class D Load g Circuits V<sub>AC2</sub> Skin ÷ ÷ Controller Controller TX Wireless Link -800µm -800µm-MSTOP SEN Input 3.44 cm Decoupling BIB PMOS **PMOS** Ę 2.52 Caps N Active Rectifier Controller Reg. -RX ТХ (Optional Logics **US Quarter** Output -1800µm-According Decoupling to the Caps Parameters of Coils **Availability** (Measured w/ Network Analyzer @ 13.56MHz) of Extra (Optional Chip-Area) **TX Coils:** According  $L_{TX} \approx 1.992 \ \mu H, \ Q_{TX} \approx 101.6$ to the **PMOS** NMOS **Availability**  $L_{SEN} \approx 366.4 \text{ nH}, Q_{SEN} \approx 20.84$ of Extra  $K_{\text{SEN}} \approx 0.303$ Decoupling Caps (Opt.) Chip-Area) **RX Coil:** Ctrl. Logics Env. Det. & BPF ᡟ  $L_{RX} \approx 384.3 \text{ nH}, Q_{RX} \approx 59.52$ **RX** Chip **TX** Chip

#### CICC2015, VLSI2016 etc.



#### これまでに開発した低電力、高速ADCの例





3.4fJ/conv.-step SAR-ADC with C-DAC digital calibration





Passive pipelined ABS-ADC 6bit 1.6Gsps, 2.4mW





SAR-ADC with VCO comp. 1MS/s, 10.7bit, 45uW

IQ ΔΣ-ADC IRR > 70dB



Dynamic architecture configurable 1.3GS/s, 6bit, 8.1mW



アナログ・ディジタル混載回路、システムの構成

フィジカル空間

サイバー空間



よく使用 する機能 Stateflow HDL coder



# トップダウン設計の流れ





内容

# 当研究室の研究テーマ紹介 ◆IoT時代のセンサ端末用アナログ・ディジタル混載回路とシステム ◆トップダウン設計の流れ

#### ■バッテリレスシステム向けのワイヤレス電力伝送システム ◆電力効率維持と高速応答、低EMIの実現手法

■低電力ADC開発時のシステム設計と実機検証でのテストベンチ共有 ◆精度向上のための技術



# ワイヤレス給電規格の例(Qi)

■ Wireless Power Consortiumによって標準化された、ポータブル機器充電向けワイヤレス給電規格(2010年7月策定)

(http://www.wirelesspowerconsortium.com)

これまでは、各メーカーが独自規格の製品を出していたため相互利用ができなかった。





# Qiにおける電力伝送と制御



ベースステーション側

モバイル端末側

スイッチング周波数: 110kHz~205kHz 電力制御: スイッチング周波数制御 パワー制御通信: 250ミリ秒間隔 通信方式: 2次側の容量もしくは負荷 変調をして1次側でコイル電 圧の変化を検出

高速な負荷変動は考慮せず (整流器と負荷の間にバッテリが配 置され1次側からは負荷の変動が 遮蔽)



#### バッテリレス機器向け無線給電システムの課題

バッテリレスのため動作状態(書き込み/読み出し)に応じて負荷が高速に大きく変動

⇒高速電力制御が必須(受電側の電圧・熱ストレスを防止) ⇒MHz帯を使いたいが法規制が厳しい(低EMI)

高速・高効率で不要輻射(EMI)の少ない電力制御手法の開発





ターゲットスペック





般的なアプローチ





# 提案手法(本研究のアプローチ)





# 分数調波のスイッチングによる低EMI電力制御

- 共振周波数(f<sub>res</sub>)と分数調波(f<sub>res</sub>/3)の使用頻度による 電力制御
- ΔΣ変調器によるスプリアス成分の削減





共振周波数スイッチング





共振周波数スイッチング





分数調波スイッチング





分数調波スイッチング





## 送信電力制御





# ΔΣ-変調によるスプリアスの低減





非接触給電システムモデル(Simulinkモデル)



HDL coderによるVerilog code自動生成



#### 受電側各種波形









効率40%~50%程度



#### インダクタ電流のスペクトラム



(a) PWM変調による電力制御

(b) ΔΣ変調による電力制御

変調信号のランダム化によりスプリアスレベルを 10dB程度低減



# 試作チップ写真



■0.18µm-CMOSプロセス



評価ボード

#### 1 turn 20mmx20mm Resonance Capacitor: 2 Decoupling Capacitor: 10

#### 8 turn 20.25mmx20.25mm Resonance Capacitor: 1 Smoothing Capacitor: 1







受電ボード



給電ボード

#### 応答速度

#### ■出力抵抗を4.5kΩ(50mW)から714Ω(315mW)





#### スプリアス特性





内容

#### ■ 当研究室の研究テーマ紹介 ◆IoT時代のセンサ端末用アナログ・ディジタル混載回路とシステム ◆トップダウン設計の流れ

#### ■ バッテリレスシステム向けのワイヤレス電力伝送システム ◆電力効率維持と高速応答、低EMIの実現手法

#### ■低電力ADC開発時のシステム設計と実機検証でのテストベンチ共有 ◆精度向上のための技術



#### 逐次比較型ADCの動作シーケンス







# SAR-ADCのC-DACディジタル補正







DNL測定値(キャリブレーション効果)



**Before Calibration** 

**After Calibration** 



INL測定値(キャリブレーション効果)



**Before Calibration** 

**After Calibration** 



#### **FFT Plot**





システム設計と実機検証でのテストベンチ共有





#### SimscapeとStateflowでのSAR-ADC記述



SAR Logic (Stateflow)



# 8bit C-DACモデル



SAR Logicからの下部電極制御信号



# Stateflowを用いたSAR-Logicの記述





# スペクトル(FFT),ENOB計算用m-fileコード

SAR ADC (MATLAB function) test bench H. Ishikuro, Keio Univ





# 実機評価デモ動画





まとめ

- ■バッテリレスシステム向けのワイヤレス給電システムにおいて、ΔΣ変調された制御信号により、共振周波数とその分数調波でスイッチング周波数を切り替えることで、高速応答、低EMI化を図った。MATLAB/Simulinkによるモデル化およびシステム設計の手順を紹介した。
- ■低電力SAR-ADCの開発に、MATLAB/Simulinkを用いたADC実機評価シ ステムを紹介した。

